Half - Adder는 2bit(x,y)를 산술적으로 가산하는 조합회로이며, 이에 해당하는 진리표는 이래와 같다. 캐리(c)와 합(s)를 논리적으로 구한 것은?

팝업레이어 알림

e881cda2338fe2f54e482e9f188f7c72_1682930450_1093.jpg


ae9bf1983599c20a98079b6bcc492e88_1716346166_1083.png

홈 > 학습하기 > 전자계산기조직응용기사
전자계산기조직응용기사

Half - Adder는 2bit(x,y)를 산술적으로 가산하는 조합회로이며, 이에 해당하는 진리표는 이래와 같다. 캐리(c)…

문제풀이 모드 0 정답률 : -

Half - Adder는 2bit(x,y)를 산술적으로 가산하는 조합회로이며, 이에 해당하는 진리표는 이래와 같다. 캐리(c)와 합(s)를 논리적으로 구한 것은?


1889083477_IebVhWU2_0940c1f392080d6828d41d7dc1a13796c1109913.gif

S=x ⊕ y, C=xy

S=xy+xy', C=x'y

S=x ⊕ y, C=xy'

S=xy'+y, C=xy

,

0 Comments
  1. 과목 또는 시행일 탭 내의 과목 및 시행일을 클릭하시면, 해당 과목 및 시행일의 문제만 필터링하여 볼 수 있습니다.
  2. '문제풀이 모드'와 '속성암기 모드' 중 선택하여 학습을 진행할 수 있습니다.
  3. '다음문제'를 클릭하시면 동일 시험의 문제 중 학습에 가장 효과적인 다음 문제로 이동합니다.
문제